# シリコンヘテロジャンクション太陽電池の高性能化

### 1 背景

高性能な太陽電池の製作を目指している。 しかし、結晶-非晶質界面の欠陥が性能を下 げる原因である。ここで結晶シリコンに原子 状水素の照射を行い、結晶シリコンにある界 面欠陥の水素終端、または不純物の除去を行 う。これにより結晶—非晶質界面の欠陥を減 少させ、高効率化を目指している。

## 2 目的

原子状水素を成膜前の結晶シリコンに供給 し、水素クリーニングを行った。その後、各 作製条件の素子作製を行い、ダイオード特性 から水素クリーニング効果を検討した。また 界面評価の比較をする上で積層させる材料を 変えた素子作製も行う。

#### 3 実験方法

3.1 水素クリーニング

図1に水素クリーニングの概念図を示す。 成膜前にホットワイヤー室で結晶シリコンの 水素クリーニングを行い、界面欠陥を減少さ



図1 水素クリーニング原理図

日大生産工(院) ○染谷 優太 日大生産工 清水 耕作 せることによってリーク電流を抑えることが ている。 できると考えている。

> 3.2 原子状水素供給スパッタ法 図 2 に成膜装置の概念図を示す。ホットワイ ヤー室に水素を供給し、800~1000°Cで加熱さ れたホットワイヤーで原子状水素 H\*を生成 し、スパッタ雰囲気中に供給しながら成膜を 行うことにより、ダングリングボンドを減少 させる。これにより高性能な非晶質シリコン 薄膜を得ることができる。



図 2 原子状水素供給スパッタ法概念図 3.3 変調アドミタンス法

変調アドミタンス法は MOS 構造に対して 交流電圧を印加し、界面付近のフェルミ準位 を上下させることで界面準位での電子の励起 吸収を発生させ、この時の信号を測定するこ とで伝導帯、価電子帯付近の界面準位の評価 を行う MOS 構造を等価回路で表すことで図





**3**のようになる。ただし R<sub>s</sub> 界面準位抵抗、C<sub>s</sub> 界面準位容量、C<sub>D</sub>半導体容量とする。

更にこれを R-C 並列回路に置き換えること
で図 4 の回路にすることが出来る。ここで Gp
合成コンダクタンス、Cp 合成容量である。



図4等価回路

ここで図4における合成アドミタンスは次の(1)式で表すことが出来る。

$$Y_{SS} = G_P + j\omega C_P \dots (1)$$

さらに界面準位での電子の励起吸収の理論式 は(2)式のように表すことが出来る。ただし Nss 界面準位密度、q 電荷素量である。

$$Y_{SS} = \frac{qN_{SS}}{2\tau} \ln(1 + \omega^2 \tau^2) + j \frac{qN_{SS}}{2\tau} \arctan(\omega\tau)$$
...(2)

この回路での共振発生時、(1)、(2)式での虚 数成分は0であるのでコンダクタンスは(3)式 のようになる。

$$\frac{G_P}{\omega} = \frac{qN_{SS}}{2\omega\tau} \ln(1 + \omega^2 \tau^2) \dots (3)$$

(3)式より界面準位密度を算出できる。

続いて界面準位深さは界面準位における電 子の熱放出の理論式から(4)式が導ける。た だしk:ボルツマン定数、σn:キャリア捕獲断 面積、A':リチャードソン定数とする。

$$\ln\left(\frac{e_n}{T^2}\right) = \frac{E_c - E_t}{k} \frac{1}{T} + \ln\left(A^* \cdot \frac{2}{q} \cdot \sigma_n\right) \dots (4)$$

(4)式により温度についてのアレニウスプロ ットを行うことで、そのグラフの傾きから界 面準位深さを求めることができる。今回は水 素クリーニングの有無による界面に与える影 響を評価した。 3.4 素子構造

図 5 に今回測定に用いた素子構造を示す。 用いた基板は、CZ 法により作製されたシリコ ンウエハを使用し、n型 3.86~4.85Ω cm で結 晶面(100)を用いた。また表1に水素クリーニ ング条件を示す。



表1 水素クリーニング条件

| Gas flow [sccm]           | Ar    | 40    |
|---------------------------|-------|-------|
|                           | $H_2$ | 1.5   |
| Growth pressure [Pa]      |       | 10    |
| Hot wire temperature [°C] |       | 1000  |
| Time[sec]                 |       | 20,30 |

#### 4.結果

#### 4.1 ダイオード特性

図6は未処理の素子、図7、8は水素クリー ニング後成膜した素子のダイオード特性を示 す。





図 6 の結果から未処理の時はダイオード特性 がほとんど取れていない。しかし、図 7、8 の ように水素クリーニング後成膜の処理を行え ば水素クリーニングの効果によりリーク電流 を抑えることができることがわかった。

4.2 変調アドミタンス法による界面特性図9は変調アドミタンス法によって測定し

たアドミタンスシグナル、図 10 はアレニウス プロットの結果を示す。



図10 アレニウスプロット

図9の結果より温度変化におけるアドミタン スシグナルのピーク値の変化から界面準位密 度、図10の結果のアレニウスプロット直線の 傾きから界面準位深さを求めることができる。 先行研究のデータと水素クリーニング30秒 の時の界面評価の比較を表2に示す。

-387-

表 2 界面特性

|                                    | Interface<br>trap<br>density<br>[cm <sup>-2</sup> eV <sup>-</sup><br><sup>1</sup> ] | Trap<br>depth<br>[meV<br>] | Conversio<br>n<br>efficiency<br>[%] |
|------------------------------------|-------------------------------------------------------------------------------------|----------------------------|-------------------------------------|
| No<br>hydroge<br>n                 | 3.07×10 <sup>11</sup>                                                               | 160                        | 3.42×10 <sup>-4</sup>               |
| Hydroge<br>n<br>cleaning<br>30 sec | 8.12×10 <sup>+</sup>                                                                | 53.5                       | 0.104                               |

## 5.考察

5.1 ダイオード特性

未処理の結晶シリコンにおいて表面の不純 物を介して電流が流れることでリークが大き くなっていると考えられる。成膜前の結晶シ リコンを水素クリーニングすることによって 界面の欠陥や不純物が減少し、それによりリ ーク電流が減少したと考えられる。

## 5.2 界面特性評価

水素クリーニングを行うことで界面の欠陥 や不純物が減少することによって界面準位密 度が減少したと考えられる。また界面が向上 したことによって効率においても先行研究の データより上がったと考えられる。

#### **6.**まとめ

成膜前に水素クリーニングを行うことによ りリーク電流が減少することがわかった。結 晶シリコンに原子状水素の供給を行うことで 結晶界面の欠陥や不純物が減少し、その上に 膜を積層させることによって性能が向上する。

今後は水素クリーニングの効果を他の材料 に対しても行い、クリーニング効果の検証と ジャンクション特性の向上について、その有 用性について検討をする。

#### 参考文献

[1] Liu Jian, Huang Shihua, and He Lü, Journal of Semiconductors Vol.36,No.4044010-1-044010-8(April 2015)

 [2]Luca Serenelli, Massimo Izzi, Alberto Mittiga, Mario Tucci.Luca Martini, Rita Asquini, Domenico Caputo, Giampiero de Cesare. (<u>PVSC</u>), 2014 IEEE 40<sup>th</sup>. pp 1248 – 1252. (2014) 14683759

[3]岩崎真宝,大江和顕,酒井作周,清水耕作、第 63回応用物理学会春季学術講演会